processzorok

Az Intel bemutatja új összekapcsolási architektúráját a xeon skylake számára

Tartalomjegyzék:

Anonim

Tavaly májusban bejelentették a Skylake-SP mikroarchitektúrán alapuló új Intel Xeon processzorcsaládot. Ezeknek a chipeknek még mindig időbe telik a piacra jutás, ám ezek egyik kulcsfontosságú technológiáját már bemutatták, egy új összekapcsolási architektúrát az elemek között, amelyek Úgy tervezték, hogy nagy sávszélességet, alacsony késleltetési időt és nagy skálázhatóságot biztosítson.

Új összekapcsoló busz a Skylake-SP-ben

Akhilesh Kimar, a Skylake-SP tervezésének tervezője kijelenti, hogy a multi-chip processzorok tervezése egyszerű feladatnak tűnik, ám ez nagyon bonyolult, mivel annak minden eleme között nagyon hatékony összeköttetés szükséges. Ennek az összekapcsolásnak lehetővé kell tennie a magok, a memória interfész és az I / O alrendszer közötti nagyon gyors és hatékony kommunikációt, hogy az adatforgalom ne csökkentse a teljesítményt.

A Xeon korábbi generációiban az Intel gyűrűs összeköttetést használt a processzor összes elemének összekapcsolásához, a magok számának jelentős mértékű növelésével ez a kialakítás már nem volt hatékony olyan korlátozások miatt, mint például a adatok "hosszú utat". Az új kialakítás, amely a Xeon processzorok új generációjában mutatkozik be, sokkal több lehetőséget kínál az adatok sokkal hatékonyabb utazására.

Az új Intel összekötő busz sorokba és oszlopokba rendezve a processzor összes elemét közvetlenül a multi-chip processzor összes része között biztosítja, és így lehetővé teszi a nagyon hatékony és gyors kommunikációt, azaz elér egy nagy sávszélesség és alacsony késleltetés. Ennek a kialakításnak az az előnye is, hogy nagyon moduláris, és megkönnyíti a nagyon nagy chipek nagyszámú elemmel történő előállítását anélkül, hogy veszélyeztetné a közöttük fennálló kommunikációt.

Forrás: hothardware

processzorok

Választható editor

Back to top button