processzorok

A Western digital bejelentette a kockázati sorozatú processzort

Tartalomjegyzék:

Anonim

A Western Digital együttműködik a RISC-V nyílt utasításkészlet-architektúrával (ISA), amellyel bárki előállíthat processzor-terveket anélkül, hogy bármilyen jogdíjat vagy licencdíjat fizetne. Végül bejelentette az SweRV RISC-V processzort nyílt forráskódú licenccel.

Új SweRV RISC-V processzor nyílt forráskódú licenccel

2017-ben a vállalat megígérte, hogy tárolási feldolgozó termékeiben átvált a RISC-V-re, azzal a céllal, hogy egymilliárd magot szállítson a következő két évben. Az Nvidia elkezdte a saját magokról a RISC-V-re való áttérést grafikai termékek bemeneti / kimeneti vezérlésére, a Rambus a RISC-V-t használja a biztonsági alkatrészekhez, sőt az SSD tárolóvezérlőkbe is bejutott.

Javasoljuk, hogy olvassa el a Windows 10 ARM-ről szóló cikket, amely képes 64 bites alkalmazások natív futtatásához

Maga az SweRV magja az ISA RISC-V 32 bites változatának kétirányú szuperskaláris megvalósítása, egy kilenc szakaszból álló csővezetékkel, amely több utasítás betöltésére képes, a sorrendben történő egyidejű végrehajtáshoz. A jelenleg 28 nm-es CMOS folyamatcsomóponton telepített kernel 1, 8 GHz-ig fut, és a becsült teljesítménye 4, 9 CoreMarks / megahertz.

A Western Digital megerősítette, hogy nemcsak a SweRV-t használja a saját termékeiben, hanem nyílt forráskódú licenc alapján is elindítja. Két támogató technológiával már megtette: az SweRV Instruction Set Simulator (ISS), amelyen keresztül az érdekeltek kipróbálhatják a kernelt; és az OmniXtend, amely következetes gyorsítótár-memóriát valósít meg egy Ethernet-szövet felett, és mindent összpontosít, a processzoroktól a GPU-ig és a gépi tanulási társprocesszorokig.

A SweRV 2019 első negyedévében indul, megerősítette a Western Digital. Mi a véleménye erről a SweRV RISC-V processzorról, Open Source licenccel?

Techpowerup betűtípus

processzorok

Választható editor

Back to top button